#### **MEMORIA CACHE**

Memoria cache a ap rut din necesitatea de a elimina diferen a de vitez dintre procesorul rapid i memoria sistem, mult mai lent . Este o memorie static (SRAM) de dimensiuni mici dar foarte rapid , folosit pentru a aduce datele mai aproape de unit ile de execu ie din processor. Ca urmare a peforman elor de func ionare a memoriei cache, actualmente doar un procent de aproximativ 10% din accesele la memorie ale procesorului se fac din memoria sistem, iar restul de 90% se fac din memoria cache.



Figura 1. Memoria cache

Memoria cache se bazeaz pe principiul localit ii. Avem dou tipuri de localitate:

- a) localitate temporal loca iile de memorie accesate la un moment dat tind s fie accesate din nou în viitor;
- b) localitate spa ial datele aflate în vecin tatea unor date accesate tind sa fie i ele accesate.

## Exemple de memorii cache:

- memoria TLB (*Translation Look-aside Buffer*) este un cache special pentru translatarea între adresele fizice i adresele virtuale din calculator. Datorit folosirii memoriei TLB, calculul adreselor pentru memoria virtual nu se face la fiecare acces al memoriei, ci se ia din tabela TLB.



**Figura 2.** Memoria TLB

- memoria cache pentru instruc iuni este folosit pentru înc rcarea în avans a instruc iunilor în procesor ;
- memoria cache de date folosit pentru înc rcarea în avans în datelor necesare din memoria sistem.

Exist 3 moduri de mapare a datelor din memoria fizic în memoria cache:

- 1) mapare direct
- 2) mapare cu asociere complet
- 3) mapare cu asociere pe blocuri (set asociativ )

### 1) Memoria cache cu mapare direct

În acest caz exist o mapare direct, secven ial între adresele din memoria principal i loca iile memoriei cache. Aici memoria fizic e împ r it în pagini, fiecare pagin fiind de dimensiunea memoriei cache. Atât paginile din memoria sistem cât i memoria cache sunt împ r ite în blocuri de aceea i dimensiune.



Figura 3. Memoria cache cu mapare direct

În exemplul de mai sus, o pagin con ine 8 blocuri; astfel, blocul 0 din memoria cache corespunde cu blocurile 0, 8, 16, etc. din memoria sistem.

Pentru a ti exact cu ce bloc din memorie corespunde un anumit bloc din memoria cache, se folose te un tag (indicator) la fiecare intrare din memoria cache. Tag-ul con ine cei mai semnificativi bi i ai adresei blocului din memoria principal , reprezentând de fapt adresa de pagin a blocului.

Dac procesorul vrea s acceseze un bloc de date din memorie situat la o anumit adres , mai întâi trebuie s verifice dac blocul c utat se afl sau nu în memoria cache. Pentru aceasta, se va proceda astfel:

a) se selecteaz o intrare din memoria cache pe baza informa iei de bloc din adresa c utat ;



- b) se compar câmpul tag din adresa cerut de procesor cu cel din intrarea cache;
- c) dac cele dou sunt egale, avem asa-numitul cache-hit, adic blocul c utat din memoria principal se reg se te în memoria cache;
- d) dac cele dou tag-uri sunt diferite, atunci blocul c utat nu exist în memoria cache i el va fi înc reat din memoria principal .

### Avantajul modului de mapare direct :

Memoriile cu mapare direct sunt memorii simple i de mare vitez. Ele se pot utiliza ca memorii cache de nivel 2, putând avea dimensiuni mai mari.

### 2) Memorii cache cu asociere complet

Aici, un bloc din memoria sistem poate fi plasat oriunde în memoria cache.



Figura 4. Memoria cache cu asociere direct

Pentru a detecta dac un bloc din memoria sistem exist în memoria cache, se face o comparare în paralel a tag-urilor din toate blocurile memoriei cache. Dac se identific un tag, înseamn c s-a g sit blocul c utat.

Avantajul acestui tip de memorie: folose te un mod de mapare mai flexibil.

Dezavantaj: este mai costisitor de implementat datorit compara iilor care se fac în paralel.

#### 3) Memorii cache set asociative

Acestea folosesc o combina ie între maparea direct i maparea cu asociere complet . Aici, memoria cache e împ r it în mai multe seturi de intr ri, existând o mapare direct între blocurile din memoria principal i seturile din memoria cache. În interiorul seturilor se face o mapare cu asociere complet .



**Figura 5.** Memoria cache set-asociativ

Pentru a vedea dac blocul dorit se g seste în memoria cache, se face o comparare în paralel a tag-urilor doar pentru intr rile dintr-un singur set.

<u>Avantajul memoriilor set-asociative</u>: se reduce num rul de compara ii efectuate în paralel; sunt mai pu in costisitoare decât memoriile complet asociative; se folosesc ca memorii cache de nivelul 1, având performan e ridicate.

**Observa ie**: În sistemele actuale exist o ierarhie de memorii cache organizat pe mai multe nivele; în func ie de pozi ia memoriei cache fa de procesor, putem avea: memorie cache de nivel 1 (care se g se te în interiorul capsulei procesorului), memorie cache de nivel 2, de nivel 3, etc.



Figura 6. Ierarhia de memorii cache într-un sistem de calcul

## Strategii utilizate pentru memoriile cache:

În leg tur cu anumite evenimente ce pot sa apar la accesarea memoriei cache, se stabilesc urm toarele strategii:

- **S1) Strategia** *cache-miss*. Aceast strategie se refer la memorii cache complet asociative. Astfel dac e nevoie de un bloc de memorie care nu se reg se te în cache (*cache-miss*), trebuie s se stabileasc care anume dintre blocurile existente în memoria cache va fi înlocuit de noul bloc care va fi adus din memoria sistem.
- Strategia de înlocuire poate fi:
  - aleatorie
  - first in, first out se înlocuie te primul bloc introdus în cache
  - se înlocuie te cel mai pu in recent utilizat. Aici se înlocuie te blocul care nu a fost accesat de cel mai mult timp (cel mai vechi).
- **S2)** Strategii de scriere a memoriilor cache. S presupunem c procesorul efectueaz o opera ie STORE (scriere în memorie). Exist 2 posibilit i:

a) valoarea se scrie în memoria cache <u>i</u> în memoria sistem. Aceste memorii se numesc *write-through*; valoarea respectiv se scrie prin cache în memoria sistemului.



Figura 7. Memoria write-through

b) scrierea se face doar în memoria cache. Scrierea în memoria sistem se face ulterior doar când este necesar acest lucru. Aceste memorii se numesc *write-back*.



Figura 8. Memoria write-back

# Avantajele memoriei write-through:

- memoria principal e întotdeauna consistent cu memoria cache.

## Dezavantajele memoriei write-through:

- aceast memorie este mai înceat pentru c se a teapt scrierea în memoria sistem. La o opera ie STORE se a teapt scrierea în memoria sistem, care este mai lent .
- se m re te traficul între magistral i memoria principal datorit faptului c fiecare ac iune STORE a procesorului se propag în memoria principal .

Acest lucru nu se petrece la memoria *write-back*. În schimb, la acest tip de memorie este necesar un bit suplimentar pentru fiecare bloc din memoria cache, care s specifice dac blocul este consistent cu memoria principal . Acest bit se nume te bit *dirty*.

Dac bitul *dirty* e 0, înseamn c blocul din memoria cache e consistent (identic) cu blocul din memoria sistem. Dac bitul *dirty* e 1, înseamn c blocul nu e consistent (nu e actualizat în memoria sistem). Când un astfel de bloc *dirty* trebuie s fie eliminat din memoria cache, el va fi scris mai întâi în memoria principal .

## Dezavantaj al memoriei write-back:

La schimbarea contextului program de c tre un sistem de operare multi-tasking se foloseste întotdeauna un context diferit de memorie, de aici rezult c un mare num r de blocuri din memoria cache vor trebui s fie înlocuite i astfel timpul de comutare a contextului program cre te foarte mult.

**S3**) **Strategii** *write-miss*. Evenimentul *write-miss* apare când exist un *cache-miss* la o instruc iune STORE, adic blocul dorit nu se afl în memoria cache atunci când procesorul vrea s scrie în acesta.

Memoriile *write-back* folosesc 2 tipuri de strategii:

- a) Strategia "aloc la scriere" (*allocate on write*). Aici memoria cache aloc un bloc cache, dup care realizeaz ac iunea de a scrie în acel bloc.
- b) Strategia "încarc la scriere" (*fetch on write*). Aici memoria cache mai întâi cite te blocul din memoria principal , apoi scrie data în blocul citit.

Memoriile *write-through* folosesc strategia "nu se aloc la scriere" (*no allocate on write*). Aici, dac exist un *cache-miss* la scriere, atunci nu se mai aloc un bloc în memoria cache, ci data trimis de procesor va fi scris direct în memoria principal a sistemului.